<div dir="ltr"><br><div class="gmail_extra"><br><div class="gmail_quote">On Fri, Jul 8, 2016 at 9:48 AM, Richard Mills <span dir="ltr"><<a href="mailto:richardtmills@gmail.com" target="_blank">richardtmills@gmail.com</a>></span> wrote:<br><blockquote class="gmail_quote" style="margin:0 0 0 .8ex;border-left:1px #ccc solid;padding-left:1ex"><div dir="ltr"><br><div class="gmail_extra"><br><div class="gmail_quote"><span class="">On Fri, Jul 8, 2016 at 9:40 AM, Jeff Hammond <span dir="ltr"><<a href="mailto:jeff.science@gmail.com" target="_blank">jeff.science@gmail.com</a>></span> wrote:<br><blockquote class="gmail_quote" style="margin:0 0 0 .8ex;border-left:1px #ccc solid;padding-left:1ex"><div dir="ltr"><div class="gmail_extra"><div class="gmail_quote"><span><blockquote class="gmail_quote" style="margin:0px 0px 0px 0.8ex;border-left-width:1px;border-left-style:solid;border-left-color:rgb(204,204,204);padding-left:1ex"><span><br>
> 1) How do we run at bandwidth peak on new architectures like Cori or Aurora?<br>
<br>
</span>  Huh, there is a how here, not a why?<br>
<span>><br>
> Patrick and Rich have good suggestions here. Karl and Rich showed some promising numbers for KNL at the PETSc meeting.<br>
><br>
><br>
> Future systems from multiple vendors basically move from 2-tier memory hierarchy of shared LLC and DRAM to a 3-tier hierarchy of fast memory (e.g. HBM), regular memory (e.g. DRAM), and slow (likely nonvolatile) memory  on a node.<br>
<br>
</span>  Jeff,<br>
<br>
   Would Intel sell me a system that had essentially no regular memory DRAM (which is too slow anyway) and no slow memory (which is absurdly too slow)?  What cost savings would I get in $ and power usage compared to say what is going in the theta? 10% and 20%, 5% and 30%, 5% and 5 %? If it is a significant savings then get the cut down machine, if it is insignificant than realize the cost of not using it (the DRAM you paid so little for) is insignificant and not worth worrying about, just like cruise control when you don't use the highway. Actually I could use the DRAM to store the history needed for the adjoints; so maybe it is ok to keep, but surely not useful for data that is continuously involved in the computation.<br></blockquote><div><br></div></span><div><b>Disclaimer: All of the following data is pulled off of the Internet, which in some cases is horribly unreliable.  My comments are strictly for academic discussion and not meant to be authoritative or have any influence on purchasing or design decisions.  Do not equate quoted TDP to measured power during any workload, or assume that different measurements can be compared directly.</b></div></div><div class="gmail_extra"><br></div><div class="gmail_extra">Your thinking is in line with <a href="http://www.nextplatform.com/2015/08/03/future-systems-intel-ponders-breaking-up-the-cpu/." target="_blank">http://www.nextplatform.com/2015/08/03/future-systems-intel-ponders-breaking-up-the-cpu/.</a>..</div><div class="gmail_extra"><br></div>Intel sells KNL packages as parts (<a href="http://ark.intel.com/products/family/92650/Intel-Xeon-Phi-Product-Family-x200#@Server" target="_blank">http://ark.intel.com/products/family/92650/Intel-Xeon-Phi-Product-Family-x200#@Server</a>) that don't have any DRAM in them, just MCDRAM.  It's the decision of the integrator what goes into the system, which of course is correlated to what the intended customer wants.  While you might not need a node with DRAM, many users do, and the systems that DOE buys are designed to meet the needs of their broad user base.</div><div class="gmail_extra"><br></div><div class="gmail_extra">I don't know if KNL is bootable without no DRAM at all - this is likely more to do with what motherboard, BIOS, etc. expect than the processor package itself.  However, the KNL alltoall mode addresses the case where DRAM channels are underpopulated (with fully populated channels, one should use quadrant, hemisphere, SNC-2 or SNC-4), so if DRAM is necessary, you should be able to boot it with only one channel populated.  Of course, if you do this, you'll get 1/6 of the DDR4 bandwidth.</div></div></blockquote><div><br></div></span><div>Just FYI: I have run on KNL systems with no DRAM, only MCDRAM.  This was on an internal lab machine and not a commercially available system, but I see no reason why one couldn't buy systems this way.<span class="HOEnZb"><font color="#888888"><br><br></font></span></div></div></div></div></blockquote><div><br></div><div>It puts quite a bit of pressure on the system software footprint if one does not have DDR4.  Blue Gene CNK had a very small memory footprint, but commodity Linux is certainly much larger.  The memory footprint of MPI at scale depends on the fabric HW/SW.  It's probably cheaper to buy one 32 GB stick per node than pay for someone to write the system software that gives you at least 15.5 GB of usable MCDRAM.</div><div><br></div><div>Jeff</div><div> </div></div>-- <br><div class="gmail_signature" data-smartmail="gmail_signature">Jeff Hammond<br><a href="mailto:jeff.science@gmail.com" target="_blank">jeff.science@gmail.com</a><br><a href="http://jeffhammond.github.io/" target="_blank">http://jeffhammond.github.io/</a></div>
</div></div>