<div>The Ninth International Workshop on Accelerators and Hybrid Exascale Systems (AsHES)</div><div>http://www.mcs.anl.gov/events/workshops/ashes/2019</div><div>May 20th, 2019</div><br><div>With PARCO Special Issue</div><br><div>To be held in conjunction with 33rd IEEE International Parallel and Distributed Processing Symposium</div><div>Rio de Janeiro, Copacabana, Brazil</div><br><div>Workshop Scope and Goals</div><div>========================================</div><div>The development of ever larger and more energy-efficient computer systems in recent years has led to more and more systems with heterogeneous computing units (CPUs, GPUs or FPGAS) and systems with heterogeneous storage systems (High Memory Bandwidth). With the rise of persistent memory, attached to the PCIe bus or to the memory DIMMs, the border between storage and memory becomes more and more fluid. Other systems offer different types of compute nodes, so that a group of nodes build the accelerator (modular supercomputing). Hierarchical storage architectures, for example using burst buffers, try to overcome the IO problems. Programming such a system can be a real challenge along with locality, scheduling, load balancing, concurrency and so on.</div><br><div>This workshop focuses on understanding the implications of accelerators and heterogeneous designs on the hardware systems, porting applications, performing compiler optimizations, and developing programming environments for current and emerging systems. It seeks to ground accelerator research through studies of application kernels or whole applications on such systems, as well as tools and libraries and runtime systems that improve the performance and productivity of applications on these systems.</div><br><div>The goal of this workshop is to bring together researchers and practitioners who are involved in application studies for accelerators and other heterogeneous systems, to learn the opportunities and challenges in future design trends for HPC applications and systems.</div><br><div>Topics of interest for workshop submissions include (but are not limited to):</div><br><div>* Strategies for programming heterogeneous systems using high-level models such as OpenMP, OpenACC, low-level models such as OpenCL, CUDA;</div><div>* Methods and tools to tackle challenges in scientific computing at extreme scale;</div><div>* Strategies for application behavior characterization and performance optimization for accelerators;</div><div>* Techniques for optimizing kernels for execution on GPGPU, Intel® Xeon Phi™, and future heterogeneous platforms;</div><div>* Models of application performance on heterogeneous and accelerated HPC systems;</div><div>* Compiler Optimizations and tuning heterogeneous systems including parallelization, loop transformation, locality optimizations, Vectorization;</div><div>* Implications of workload characterization in heterogeneous and accelerated architecture design;</div><div>* Benchmarking and performance evaluation for accelerators;</div><div>* Tools and techniques to address both performance and correctness to assist application development for accelerators and heterogeneous processors;</div><div>* System software techniques to abstract application domain-specific functionalities for accelerators;</div><br><div>Important Dates (AoE)</div><div>========================================</div><div>Paper Submission: Feb. 8, 2019 (AoE)</div><div>Paper Notification: Feb. 27, 2019 (AoE)</div><div>Camera Ready Paper: Mar. 15, 2019 (AoE)</div><br><div>Proceedings</div><div>========================================</div><div>The proceedings of this workshop will be published electronically together with IPDPS proceedings via the IEEE Xplore Digital Library.</div><br><div>Papers Submission Guidelines</div><div>========================================</div><div>Papers should present original research and should provide sufficient background material to make them accessible to the broader community.</div><br><div>Submitted manuscripts may not exceed 10 single-spaced double-column pages using 10-point size font on 8.5x11 inch pages (IEEE conference style), including figures, tables, and references. See the style templates for latex or word for details.</div><br><div>Submissions will be judged based on relevance, significance, originality, correctness and clarity.</div><br><div>Submission site: https://easychair.org/conferences/?conf=ashes19</div><br><div>Journal Special Issue</div><div>========================================</div><div>The best papers of AsHES 2018 will be invited to a Special Issue on</div><div>Topics on Heterogeneous Computing of the Elsevier International Journal</div><div>on Parallel Computing (PARCO).</div><br><div>Steering Committee</div><div>========================================</div><br><div>Pavan Balaji, Argonne National Laboratory, USA</div><div>Yunquan Zhang, Chinese Academy of Sciences, China</div><div>Satoshi Matsuoka, Tokyo Institute of Technology, Japan</div><div>Jiayuan Meng, Argonne National Laboratory, USA</div><div>Xiaosong Ma, Qatar Computing Research Institute, Qatar</div><div>Barbara Chapman, Stony Brook University, USA</div><div>Guang R. Gao, University of Delaware, USA</div><div>Xinmin Tian, Intel, USA</div><div>Michael Wong, Codeplay, UK</div><div>James Dinan, Intel Corporation</div><div>Sunita Chandrasekaran, University of Delaware, USA</div><br><div>General Chair</div><div>========================================</div><div>Antonio J. Peña, Barcelona Supercomputing Center, Spain</div><br><div>Program Co-Chairs</div><div>========================================</div><div>Min Si, Argonne National Laboratory, USA</div><div>Lena Oden, Fernuniversität in Hagen, Germany</div><br><div>Program Committee</div><div>========================================</div><div>Ashwin Aji, AMD, USA</div><div>James Beyer, NVIDIA Corporation, USA</div><div>Sridutt Bhalachandra, Argonne National Laboratory, USA</div><div>Adrián Castelló, Universitat Jaume I, Spain</div><div>Huimin Cui, Institute of Computing Technology, CAS, China</div><div>Khaled Hamidouche, AMD, USA</div><div>Jeff Hammond, Intel Corporation, USA</div><div>Andreas Herten, Juelich Supercomputing Center, Forschungszentrum Juelich, Germany</div><div>Kaixi Hou, NVIDIA Corporation, USA</div><div>Gabriele Jost, NASA Ames Research Center/Supersmith, USA</div><div>Guido Juckeland, Helmholtz-Zentrum Dresden-Rossendorf (HZDR), Germany</div><div>Seyong Lee, Oak Ridge National Laboratory, USA</div><div>John Leidel, Texas Tech University, USA</div><div>Piotr Luszczek, University of Tennessee, USA</div><div>Naoya Maruyama, Lawrence Livermore National Laboratory, USA</div><div>Stephen Olivier, Sandia National Laboratories, USA</div><div>Guray Ozen, Nvidia/PGI, Germany</div><div>Barry L. Rountree, Lawrence Livermore National Laboratory, USA</div><div>Bronis R. de Supinski, Lawrence Livermore National Laboratory, USA</div><div>Xiaonan Tian, NVIDIA Corporation, USA</div><div>Pedro Valero-Lara, Barcelona Supercomputing Center, Spain</div><br><div>Questions?</div><div>========================================</div><div>Please send any queries about the AsHES workshop to ashes@mcs.anl.gov</div><br>